2021知到答案 数字电子技术2019-2020-1 智慧树网课章节测试答案
第一章 章节测试
1、选择题:(100111011.011)2=( )16
选项:
A:16B.3
B:9D.B
C:13B.6
D:83B.3
答案: 【13B.6】
2、选择题:已知字母Z的ASCII码是5AH,则字母Y的ASCII码是( )。
选项:
A:59H
B:101100H
C:1011010B
D:5BH
答案: 【59H】
3、选择题:二进制数110000转换为十六进制数等于( )。
选项:
A:D7
B:7
C:30
D:77
答案: 【30】
4、选择题:二进制数1010.101对应的十进制数是( )。
选项:
A:12.75
B:11.33
C:10.625
D:16.75
答案: 【10.625】
5、选择题:十六进制数1A2对应的十进制数是( )。
选项:
A:308
B:208
C:418
D:578
答案: 【418】
6、选择题:有一个数是123,它与十六进制数53相等,则该数是( )进制。
选项:
A:2
B:8
C:10
D:5
答案: 【8】
7、选择题:下列4个无符号十进制整数中,能用8个二进制位表示的是( )。
选项:
A:313
B:201
C:257
D:296
答案: 【201】
8、选择题:(2004)10+(32)16的结果是( )。
选项:
A:(111000000110)2
B:(806)16
C:(2054)10
D:(4006)8
答案: 【(806)16
;
(2054)10;
(4006)8
】
9、选择题:十进制25对应的8421BCD码为(100101)8421BCD。
选项:
A:对
B:错
答案: 【错】
10、选择题:(01110010)格雷码=( )余3BCD
选项:
A:01010011
B:10000110
C:01000010
D:01100100
答案: 【10000110】
第二章 章节测试
1、选择题:在逻辑运算中,如果F+G=1,则F=1-G。
选项:
A:错
B:对
答案: 【错】
2、选择题: A,B,C是输入变量,Y是输出变量,请写出Y的最简或与表达式。
选项:
A:Y=(A+B)(A+C)(B+C)(A’+B’+C’)
B:Y=A’BC+ABC’+AB’C
C:Y=A’B’+A’C’+B’C’+ABC
D:Y=(A+B’+C’)(A’+B’+C)(A’+B+C’)
答案: 【Y=(A+B)(A+C)(B+C)(A’+B’+C’)】
3、选择题:假设一个逻辑函数的卡诺图如下图所示,请写出其对应的约束条件。
选项:
A:A’B+AB’=1
B:A’=B
C:AB=0
D:A=B
答案: 【A’B+AB’=1;
A’=B】
4、选择题:以下表达式符合逻辑运算法则的是( )。
选项:
A:0<1
B:A+1=1
C:1+0=0
D:1+1=10
答案: 【A+1=1】[$]
5、选择题:逻辑变量的取值1和0在电路中通常用( )表示。
选项:
A:电压的高、低
B:其他选项都不对
C:电流的有、无
D:开关的闭合、断开
答案: 【电压的高、低;
开关的闭合、断开】
6、选择题:逻辑函数的表示方法中具有唯一性的是( )。
选项:
A:卡诺图
B:真值表
C:逻辑图
D:表达式
答案: 【卡诺图;
真值表 】
7、选择题:A+BC=( )。
选项:
A:(A+B)(A+C)
B:A+C
C:B+C
D:A+B
答案: 【(A+B)(A+C)】
8、选择题:在何种输入条件下,或非运算的结果是逻辑0。
选项:
A:全部输入为0
B:全部输入为1
C:任一输入为1
D:任一输入为0,其他输入为1
答案: 【全部输入为1;
任一输入为1;
任一输入为0,其他输入为1】
9、选择题:逻辑变量的取值1比0大。
选项:
A:错
B:对
答案: 【错】
10、选择题:如果两个逻辑函数具有相同的真值表,则这两个逻辑函数必然相等。
选项:
A:错
B:对
答案: 【对】
第三章 章节测试
1、选择题:假设Vdd=5V,CMOS反相器的噪声容限均比TTL反相器的噪声容限高。
选项:
A:错
B:对
答案: 【对】
2、选择题:所有的集成逻辑门其输入端个数都超过1个。
选项:
A:对
B:错
答案: 【错】
3、选择题:三极管作为开关使用时是处于( )状态。
选项:
A:饱和
B:倒置
C:截止
D:放大
答案: 【饱和;
截止】
4、选择题:以下门电路中,可以实现“线与”的是( )。
选项:
A:OC门
B:OD门
C:三态门
D:与非门
答案: 【OC门;
OD门】
5、选择题:某二输入端的TTL 门输出允许的灌电流和拉电流分别为 IOL = 15mA,IOH = 4mA,允许的输入低电平和高电平电流分别为IIL=1.5mA,IIH=50uA。该TTL门能带( )个同类型的门。
选项:
A:40
B:10
C:80
D:8
答案: 【10】
6、选择题:在CMOS门电路中,输出端能并联使用的电路有( )。
选项:
A:或门
B:OD门
C:与非门
D:三态门
答案: 【OD门;
三态门】
7、选择题:对于CMOS门电路,以下说法错误的是( )。
选项:
A:输入端悬空会造成逻辑出错
B:输入端接510欧姆的小电阻到地相当于接低电平
C:输入端接510K欧姆的大电阻到地相当于接高电平
D:噪声容限与电源电压有关
答案: 【输入端接510K欧姆的大电阻到地相当于接高电平】
8、选择题:某2输入端集成门电路,其输入低电平电流为1mA,输入高电平电流为10uA,灌电流最大值为8mA,拉电流最大值为400uA,则其扇出系数为N=( )。
选项:
A:10
B:40
C:8
D:20
答案: 【8】
9、选择题:如图所示电路均为TTL电路,能显示F=A’功能的电路是( )。
选项:
A:C
B:A
C:B
D:D
答案: 【D】
10、选择题:OD门电路如图所示,其输出函数为( )。
选项:
A:F=(AB+BC)’
B:F=AB+BC
C:F=(A+B)(B+C)
D:F=(ABBC)’
答案: 【F=(AB+BC)’】
第四章 章节测试
1、选择题:能够设计一般组合逻辑电路的电路包括( )。
选项:
A:加法器
B:数据选择器
C:译码器
D:编码器
答案: 【加法器;
数据选择器;
译码器;
编码器】
2、选择题:组合逻辑电路设计的最简是指( )。
选项:
A:电路逻辑表达式最简
B:器件之间的连线最少
C:器件的种类最少
D:电路所用的器件数量最少
答案: 【器件之间的连线最少;
器件的种类最少;
电路所用的器件数量最少】
3、选择题:表达式F=AB’+BC’有可能产生( )型的冒险。
选项:
A:其他选项都不对
B:0
C:0和1
D:1
答案: 【1】
4、选择题:用一片74LS138实现逻辑函数时,最多能实现3个变量的函数,在实现过程中需要将函数表达式变换为最小项标准式的与非与非式。
选项:
A:错
B:对
答案: 【对】
5、选择题:若使用4位超前进位加法器74LS283组成两个十位二进制数的减法器,需要至少用( )个74LS283,最高位的74LS283的Co,S3,S2的可能取值组合有( )。
选项:
A:3,000
B:2,010
C:2,000
D:3, 001
答案: 【3,000;
3, 001】
6、选择题:一个8选1MUX的输出两个互补的端子Y和
Y’
,这两个输出端的表达式是( )。
选项:
A:Y=E(mi*Di),Y’=E(mi’*Di)
B:Y=E(mi*Di),Y’=E(mi*Di)’
C:Y=E(mi*Di),Y’=(E(mi*Di))’
D:Y=E(mi*Di),Y’=E(mi*Di’)
答案: 【Y=E(mi*Di),Y’=E(mi*Di’) 】
7、选择题:组合逻辑电路的输出取决于( )。
选项:
A:输入信号的现态和输出信号变化前的现态
B:其它选项都不对
C:输出信号的现态
D:输入信号的现态
答案: 【输入信号的现态】
8、选择题:编码器译码器电路中,( )电路的输出为二进制代码。
选项:
A:编码器
B:译码器
C:其它选项都不对
D:编码器和译码器
答案: 【编码器】
9、选择题:二-十进制的编码器指的是( )。
选项:
A:其它选项都不对
B:将二进制代码转换成0~9十个数
C:将0~9十个数转换为二进制代码
D:二进制和十进制电路
答案: 【将0~9十个数转换为二进制代码】
10、选择题:二进制译码器指的是( )。
选项:
A:其它选项都不对
B:将二进制代码转换成某个特定的控制信息
C:具有以上两种功能
D:将某个特定的控制信息转换为二进制
答案: 【将二进制代码转换成某个特定的控制信息】
第五章 章节测试
1、选择题:当同步时序电路中存在无效循环时,电路不能自启动。
选项:
A:错
B:对
答案: 【对】
2、选择题:在同步时序电路设计过程中,如果最简状态表中有2^N个状态,且用N个触发器实现该电路,则不需要检查自启动能力。
选项:
A:对
B:错
答案: 【对】
3、选择题:如果一个寄存器的数码是“同时输入,同时输出”,则该寄存器是采用( )。
选项:
A:串行输入,串行输出
B:串行输入,并行输出
C:并行输入,串行输出
D:并行输入,并行输出
答案: 【并行输入,并行输出】
4、选择题:同步十进制加法计数器的初态为Q3Q2Q1Q0=0000,则当第6个CP到来时Q3Q2Q1Q0=( )。
选项:
A:0101
B:1011
C:0110
D:0011
答案: 【0110
】
5、选择题:在使用74LS161的清零功能设计计数器时会存在过渡态。
选项:
A:错
B:对
答案: 【对】
6、选择题:以下不属于时序电路的是( )。
选项:
A:译码器
B:寄存器
C:同步计数器
D:触发器
答案: 【译码器】
7、选择题:利用集成计数器74LS161构成的电路如下图所示,请判断该电路实现的计数器模值是( )。
选项:
A:10
B:7
C:8
D:9
答案: 【10】
8、选择题:时序逻辑电路的输出状态不仅与前一刻电路的输出状态有关,还与电路当前的输入变量组合有关。
选项:
A:错
B:对
答案: 【对】
9、选择题:移位寄存器不仅可以寄存代码,还可以实现数据的串-并转换和处理。
选项:
A:对
B:错
答案: 【对】
10、选择题:双向移位寄存器即可以将数码左移,也可以右移。
选项:
A:错
B:对
答案: 【对】
第六章 章节测试
1、选择题:下列标识符中,不合法的是( )。
选项:
A:9moon
B:signal
C:Not_A_T
D:State0
答案: 【9moon】
2、选择题:如果wire类型的变量说明后未被幅值,则其缺省值为( )。
选项:
A:1
B:x
C:0
D:z
答案: 【z
】
3、选择题:已知x=4’b1001,y=4’0110,则x的4位补码为4’b1111,而y的4位的补码为( )。
选项:
A:4’b1111
B:4’b1010
C:4’b0110
D:4’b0010
答案: 【4’b0110】
4、选择题:P,Q,R都是4bit的输入矢量,下面哪一种表达形式是正确的()。
选项:
A:input [3:0] P,Q,R;
B:input P[3:0],Q[3:0],R;
C:input P[3:0],Q,R;
D:input P,Q,R[3:0];
答案: 【input [3:0] P,Q,R;】
5、选择题:在verilog语言中,a=4b’1011,那么&a=( )。
选项:
A:4b’1011
B:1b’1
C:4b’1111
D:1b’0
答案: 【1b’0】
6、选择题:已知 “a =1b’1; b=3b’001;”那么{a,b}=( )。
选项:
A:3’b101
B:4’b1001
C:3’b001
D:4’b0011
答案: 【4’b1001】
7、选择题:EDA指的是电子设计自动化。
选项:
A:对
B:错
答案: 【对】
8、选择题:Verilog HDL的端口声明语句中,用( )关键字声明端口为双向端口。
选项:
A:INOUT
B:BUFFER
C:buffer
D:inout
答案: 【inout】
9、选择题:阻塞式赋值语句是<=,非阻塞式赋值语句是=。
选项:
A:错
B:对
答案: 【错】
10、选择题:目前比较流行的硬件描述语言主要有Verilog HDL和VHDL。
选项:
A:错
B:对
答案: 【对】
第七章 章节测试
1、选择题:需要定时刷新的半导体存储器芯片是( )。
选项:
A:DRAM
B:EPROM
C:Flash Memory
D:SRAM
答案: 【DRAM】
2、选择题:4片16K×8存储芯片可以设计成( )容量的存储器。
选项:
A:32K×4
B:64K×8
C:32K×16
D:16K×32
答案: 【16K×32】
3、选择题:某存储容量为1K×8的RAM,其地址线有( )条。
选项:
A:10
B:8
C:100
D:1K
答案: 【10】
4、选择题:欲将容量为256×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输入端数为( )个。
选项:
A:4
B:2
C:3
D:8
答案: 【2】
5、选择题:具有对半导体存储器的存储章进行选择作用的是存储器的( )。
选项:
A:存储矩阵
B:读写控制电路
C:地址译码器
D:片选控制
答案: 【地址译码器】
6、选择题:RAM在正常工作情况下具有的功能是( )。
选项:
A:只有读
B:可以读,也可以写
C:不可读,也不可写
D:只有写
答案: 【可以读,也可以写】
7、选择题:ROM的电源突然断电后再接通电源,其存储的内容将( )。
选项:
A:保持不变
B:全部改变
C:不确定
D:全为0
答案: 【保持不变】
8、选择题:RAM的I/O端口为输入端口时,应使得( )。
选项:
A:CS’=0,R/W’=0
B:CS’=0,R/W’=1
C:CS’=1,R/W’=1
D:CS’=1,R/W’=0
答案: 【CS’=0,R/W’=0】
9、选择题:ROM在正常运行时具有( )功能。
选项:
A:读/无写
B:无读/写
C:无读/无写
D:读/写
答案: 【读/无写】
10、选择题:要扩展成32K×16的ROM,需要128片512X8的ROM。
选项:
A:对
B:错
答案: 【对】
第八章 章节测试
1、选择题:下列电路中具有回差特性的是( )。
选项:
A:D触发器
B:JK触发器
C:施密特触发器
D:RS触发器
答案: 【施密特触发器】
2、选择题:由555定时器构成的施密特触发器,如果改变5管脚的控制电压VCO,则( )。
选项:
A:改变输出电压Uo的幅值
B:改变回差电压
C:改变低电平UOL的值
D:改变低电平UOH的值
答案: 【改变回差电压】
3、选择题:由555定时器构成的单稳态触发器正常工作时,若加入输入负脉冲,即输入波形出现下降沿时,则单稳态触发器的输出一定为( )。
选项:
A:低电平
B:不确定
C:负脉冲
D:高电平
答案: 【高电平】
4、选择题:单稳态触发器的输出脉冲宽度取决于( )。
选项:
A:定时电阻、电容的数值
B:触发脉冲幅度
C:触发脉冲宽度
D:电源电压
答案: 【定时电阻、电容的数值】
5、选择题:由555定时器构成的多谐振荡器,改变输出波形占空比的方法是( )。
选项:
A:改变电阻R1和R2
B:同时改变电源电压和电容
C:改变电容C
D:改变电源电压
答案: 【改变电阻R1和R2】
6、选择题:多谐振荡器能产生( )。
选项:
A:正弦波
B:三角波
C:锯齿波
D:矩形脉冲
答案: 【矩形脉冲】
7、选择题:能把正弦波变成同频率方波的电路是( )。
选项:
A:双稳态触发器
B:施密特触发器
C:单稳态触发器
D:多谐振荡器
答案: 【施密特触发器】
8、选择题:脉冲整形电路有( )。
选项:
A:多谐振荡器
B:施密特触发器
C:单稳态触发器
D:其它选项都不对
答案: 【施密特触发器;
单稳态触发器】
9、选择题:以下各电路中,可以产生脉冲定时的有( )。
选项:
A:其他选项都不对
B:单稳态触发器
C:多谐振荡器
D:施密特触发器
答案: 【单稳态触发器】
10、选择题:施密特触发器的正向阈值电压一定大于负向阈值电压。
选项:
A:错
B:对
答案: 【对】
第九章 章节测试
1、选择题:一个无符号8位的DAC,其分辨率为( )位。
选项:
A:8
B:1
C:4
D:10
答案: 【8】
2、选择题:将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程是( )。
选项:
A:编码
B:量化
C:保持
D:采样
答案: 【采样】
3、选择题:以下四种转换器中,( )是A/D转换器且转换速度最高。
选项:
A:逐次逼近型
B:施密特触发器
C:并联比较型
D:双积分型
答案: 【并联比较型】
4、选择题:D/A转换器的分辨率取决于( )。
选项:
A:输入二进制的位数
B:输出模拟电压的大小
C:参考电压的大小
D:其它选项都不对
答案: 【输入二进制的位数】
5、选择题:A/D转换器在转换过程中必然出现量化误差。
选项:
A:错
B:对
答案: 【对】
第十章 章节测试
1、选择题:可编程逻辑器件的英文简称为( )。
选项:
A:FPGA
B:PLD
C:PLA
D:PAL
答案: 【PLD】
2、选择题:具有一个可编程的与阵列和一个固定的或阵列的器件是( )。
选项:
A:PROM
B:PAL
C:PLA
D:其它选项都不对
答案: 【PAL】
3、选择题:CPLD指的是( )。
选项:
A:现场可编程逻辑阵列
B:门阵列
C:复杂可编程逻辑阵列
D:专用集成电路
答案: 【复杂可编程逻辑阵列
】
4、选择题:用PROM实现组合逻辑电路时,其可编程逻辑阵列是( )。
选项:
A:与阵列、或阵列都可以
B:或者列
C:其它选项都不对
D:与阵列
答案: 【或者列】
5、选择题:以下可编程逻辑器件中,不属于高密度可编程逻辑器件的是( )。
选项:
A:EPLD
B:FPGA
C:CPLD
D:PAL
答案: 【PAL】[/$]
《2021知到答案 数字电子技术2019-2020-1 智慧树网课章节测试答案》由本站整理发布,如若转载,请注明出处:http://www.qinzicha.com/zhihuishu/564399.html